还剩1页未读,继续阅读
文本内容:
单片机实习报告总结硬件电路设计1确保硬件结构和应用软件方案相结合硬件结构与软件方案会相互影响,软件能实现的功能尽可能由软件实现,以简化硬件结构必须注意,由软件实现的硬件功能,一般响应时间比硬件实现长,且占用CPU时间;2可靠性及抗干扰设计是硬件设计必不可少的一部分,它包括芯片、器件选择、去耦滤波、印刷电路板的合理布线、各元器相互隔离等;3尽量朝“MCS-51单片”方向设计硬件系统系统器件越多,器件之间相互干扰也越强,所消耗功耗也增大,也不可避免地降低了系统的稳定性;4系统中的相关器件要尽可能做到性能匹配如选用CMOS芯片单片机构成低功耗系统时,系统中所有芯片都应尽可能选择低功耗产品1.1单片机型号及特性单片机型号是AT89S51特性是⑴8031CPU与MCS-51⑵兼容4K字节可编程FLASH存储器寿命1000写/擦循环⑶全静态工作0Hz-24KHz⑷三级程序存储器保密锁定⑸128*8位内部RAM⑹32条可编程I/O线⑺两个16位定时器/计数器⑻6个中断源⑼可编程串行通道⑽低功耗的闲置和掉电模式⑾片内振荡器和时钟电路1.2晶振电路单片机晶振的两个电容的作用这两个电容叫晶振的负载电容,分别接在晶振的两个脚上和对地的电容,一般在几十皮发它会影响到晶振的谐振频率和输出幅度,晶振的负载电容=[Cd*Cg/Cd+Cg]+Cic+△C式中CdCg为分别接在晶振的两个脚上和对地的电容Cic(集成电路内部电容)+△C(PCB上电容)经验值为3至5pf各种逻辑芯片的晶振引脚可以等效为电容三点式振荡器晶振引脚的内部通常是一个反相器或者是奇数个反相器串联在晶振输出引脚XO和晶振输入引脚XI之间用一个电阻连接对于CMOS芯片通常是数M到数十M欧之间.很多芯片的引脚内部已经包含了这个电阻引脚外部就不用接了这个电阻是为了使反相器在振荡初始时处与线性状态反相器就如同一个有很大增益的放大器以便于起振.石英晶体也连接在晶振引脚的输入和输出之间等效为一个并联谐振回路振荡频率应该是石英晶体的并联谐振频率.晶体旁边的两个电容接地实际上就是电容三点式电路的分压电容接地点就是分压点.以接地点即分压点为参考点振荡引脚的输入和输出是反相的但从并联谐振回路即石英晶体两端来看形成一个正反馈以保证电路持续振荡.在芯片设计时...。