还剩3页未读,继续阅读
文本内容:
《电子技术根基-数字局部》根基知识
1、代数逻辑进制与码1二进制B八进制0十进制D十六进制HBCD码公式定理反演规则必考1与、或互换
0、1互换3原变量、反变量互换不属于单个变量上的非号要保存不变对偶规则必考a.与、或互换b.
0、1互换代数化简大题并项法A+A=l吸收法A+AB=A消去法A+AB=A+B写出最小项表达式匚=>填卡诺图匚二>合并最小项匚二>将包围圈相加
2、逻辑门与0D门相比可以承受较高的电压和较大的电流2)三态门——TSL输出除了输出高、低电平外,还具有高输出阻抗的第三状态称为高阻态,又称为制止态CMOS传输门
①既可以传输数字信号,又可以传输模拟信号传输门扇入扇出1)扇入扇入数二输入端的个数,3输入,则Ni=32)扇出扇出N一一驱动同类门的个数(有两种情况):如果NolWNoh则No取二者中的最小值
二、组合电路
1、分析(大题)由给定的逻辑图写出逻辑关系表达式对表达式进展化简列出真值表由真值表总结出逻辑功能
2、设计(大题)电路功能描述真值表(关于A、B、Y等要有文字说明)逻辑表达式或卡诺图最简与或表达式逻辑变换(例如,变换为用与非门实现)逻辑电路图
3、集成模块运用(大题)1)编码器(CD4532)编码:把二进制码按一定规律编排,为每组代码赋予特定的含义CD4532:8线-3线优先编码器功能表扩展使用2)译码器(74x138)译码:将具有特定含义的二进制编码进展区分,并转换成控制信号74x138:3线-8线译码器功能表扩展使用3)数据选择器(74x151)数据选择:根据地址选择码从多路输入数据中选择一路,送到唯一的公共数据通道上输出74x151:8选1数据选择器功能表扩展使用4)数值比照器(74x85)数值比照器一一用来比照多个数值的大小的数字逻辑电路74x85:四位数值比照器功能表扩展使用串联方式(8位数值比照器)5)算术运算器(74x283)半加器两个1位二进制数相加不考虑低位进位全加器被加数、加数和低位来的进位信号相加74x283:四位二进制全加器功能表
三、触发器触发器脉冲边沿敏感的存储单元电路考试重点各触发器应用,金制波形【(必考)
1、SR触发器〔下降沿有效〕特性方程功能表逻辑符号:
2、JK触发器〔下降沿有效〕(重点)特性方程功能表逻辑符号
3、D触发器〔上升沿有效〕特性方程功能表逻辑符号
4、T触发器〔下降沿有效〕特性方程功能表逻辑符号
四、时序电路.分析(大题).设计(大题)分析逻辑功能要求,画出状态表〔状态图〕;复合卡诺图;给出输出方程、状态方程、驱动方程;画出逻辑电路图;检察逻辑功能和自启动特性.计数器(74x161)(必考)(上升沿触发)计数器用来对输入脉冲进展计数的时序逻辑电路74x161:4位二进制同步加法计数器功能表
五、存储器和可编程器件只读存储器〔ROM〕只能读,不能写,掉电不丧失存储容量〔存储单元数〕二字数X位数〔字长〕地址线数n与字数N的关系N=2n数据线数二位数例64KB=26*21=216;地址线n=16;数据线=1随机存取存储器〔RAM〕♦可读,可写,掉电易丧失可编程逻辑器件PLD♦可编程,由与阵列、或阵列组成
六、555定时器是一种多用途的集成电路用于脉冲信号的产生、波形的变换和整形,定时、检测、控制等分类
①双极型5G555(TTL)电源:
4.5~16V
②单极型CC7555(CMOS)电源:3~18V带负载能力强VIC无外接电源时,33
七、A/D、D/A转换D/A转换(数字信号转为模拟信号)例4位倒T型DAC输入数字量为1101uREF二・8VRf=R则输出模拟量uo=A/D转换(模拟信号转为数字信号)取样与保持,量化与编码。